Architecture des ordinateurs logique booleenne. Cours Architecture des ordinateurs 2019-02-20

Architecture des ordinateurs logique booleenne Rating: 9,6/10 658 reviews

Architecture des ordinateurs

architecture des ordinateurs logique booleenne

. Toutefois, pour pouvoir exécuter des programmes, il va falloir rajouter les notions de mémoire permettant de stocker les informations et de temps les informations sont traitées de façon séquentielle. Écrire la table de vérité de cet analyseur. Utiliser un multiplexeur 16 4 pour réaliser cette fonction. B Q 0 T Q H Q 1 Q 1 2 E H Q Q 3 1 7 Exercice 3 : Additionneur série Concevoir un circuit pour additionner 2 suites de bits transmises sur les entrées a et b.

Next

Architecture

architecture des ordinateurs logique booleenne

Donner la table d états de ce circuit. En déduire le circuit du comparateur 4 bits. Pour multiplier une valeur x par 2, il suffit de décaler x d un bit vers la gauche i. Cette partie a aussi pour objet de mieux cerner les problèmes de la logique rapide latch-up, métastabilité, éléments parasites, adaptation d'impédance, alimentations électriques et méthodes d'interfaçage. Cette notion de retenue n est plus pertinente pour les entiers relatifs dont la somme peut sortir de l intervalle des valeurs représentables sans pour autant faire apparaître de retenue.

Next

Architecture

architecture des ordinateurs logique booleenne

Il y aura donc conduction entre la masse et le point B. Le résultat S est sur 8 bits et est noté S7 S6 S5 S4 S3 S2 S1 S0. Comment faire pour additionner des nombres signés? La valeur logique 1 est représentée par un potentiel électrique « haut », par exemple 2 volts, et la valeur logique 0 par un potentiel « bas », par exemple 0 volt. Le bit en entrée C indique qu'on veut récupérer sur la sortie soit A soit B. Et on voit bien qu il ne s agit pas d une retenue, puisque l addtion tient sur 4 bits! Leurs opposés sont obtenus par complément à Comment distingue-t-on les représentations binaires des entiers naturels et relatifs? Comment faire la conversion dans l autre sens? La dernière partie présente la nouvelle offre technologique en matière de bibliothèques d'opérateurs : la logique programmable.

Next

QCM Architecture des ordinateurs

architecture des ordinateurs logique booleenne

Le but de l exercice est de concevoir un circuit qui détecte tous les codes corrects ex : 0100. Exercice 6 : Messages en Morse Le but de cet exercice est de concevoir un circuit détecteur d erreurs dans la transmission de messages en Morse. Remplir le tableau suivant en effectuant les conversions nécessaires : 1 12 Binaire Décimal Hexadécimal B9A Exercice 1. Il sera, ici, question d' électricité puisque ces bits 0 ou 1 seront physiquement représentés par des signaux électriques. Réaliser un circuit équivalent avec au maximum 6 portes. Ce circuit comporte donc 9 bits en entrée et 5 bits en sortie.

Next

Architecture des ordinateurs : logique booléenne : implémentations et technologies (Book, 2004) [acqualilia.it]

architecture des ordinateurs logique booleenne

Décaleur 4 bits - de 0 à 3 positions Soit A une données sur 4 bits notée A3 A2 A1 A0 et C une entrée sur deux bits nots C1C0. En déduire une expression booléenne qui exprime la valeur de la sortie S en fonction de l entrée a et de s, la valeur de la sortie S à l étape précédente. La logique combinatoire permet de construire les composants nécessaires au traitement des informations. Mêmes questions entre les nombres décimaux et hexadécimaux. Nous allons étudier quelques portes logiques usuelles. Comment convertir un nombre binaire en base 10? Q flip-flop Q latch D Q flip-flop Q latch J K Q flip-flop Q latch S R H t Exercice 2 : Bascules Analyser le comportement de ces 3 circuits.

Next

Cours Architecture des ordinateurs

architecture des ordinateurs logique booleenne

Selon la technologie utilisée, la différence entre les deux potentiels pourra être plus grande ou moins grande. On ajoute comme contrainte que le code ne doit pas contenir de 0 consécutifs ex : 1011. Cet ouvrage est consacré à l'implémentation matérielle de la logique booléenne. Le circuit admet deux entrées a et b en plus de l entrée correspondant à l horloge , et une sortie R. Déduire de l expression booléenne de S un circuit séquentiel asynchrone réalisant un détecteur de signal. Parmi ces suites de bits, lesquelles représentent des messages en Morse : a 101 b 1001 c 8 d Si le bit lu sur M est 0, dans quel s cas le message qui vient d être lu est bien du Morse? Peut-on avoir un overflow en additionnant 2 nombres du même signe? En déduire une expression équivalente pour S. L'assemblage de composants électriques permettrons ainsi de traiter ces signaux et nous serons ainsi en mesure de construire des portes logiques correspondant aux tables de vérités de certaines fonctions booléennes.

Next

Architecture des Ordinateurs I

architecture des ordinateurs logique booleenne

Ils réalisent une fonction au sens mathématique : la sortie est complètement déterminée par les valeurs des entrées, le circuit n'a pas de « mémoire », la sortie ne dépend pas du passé. Étant donnée une table de vérité, on peut par exemple observer pour quelles valeurs des entrées la sortie vaut 1. Convertir 68, 7 10 en binaire. Toutes les portes logiques sont réalisables quelle que soit leur table de vérité. Les séquences a et b sont traitées de gauche à droite et à chaque front montant d horloge, deux bits correspondants sont comparés et la sortie est mise à jour. L'inverseur Schéma : Notation : Un inverseur est un circuit avec une entrée A et une sortie B. Simplifier l expression suivante au maximum : ab ab c a cd cd 2 Analyse de circuits logiques Exercice 2.

Next

Architecture

architecture des ordinateurs logique booleenne

Dans ce cas, on dit qu on incrémente la valeur x. B sera donc au potentiel haut. En pratique, la plupart des portes logiques ont un nombre d'entrées et de sorties raisonnables moins de 5 en général. Si la grille est reliée à un potentiel haut 2 volts par exemple il y aura conduction entre la source et le drain, on dit que le transistor est passant. Donner la table d états du détecteur de signal. Microélectronique ou informatique Ce chapitre est à la croisée des chemins entre deux matières : la microélectronique et l'informatique, qui étudient toutes deux le fonctionnement du transistor. Comment faire un décrémenteur 4 bits? S doit être égal à A décalé de C bits vers la gauche.

Next

logiqueabdo: architecture des ordinateur

architecture des ordinateurs logique booleenne

Le transistor N du bas aura lui sa grille au potentiel 0 volt. Le comportement de ce circuit est le suivant : si la grille est reliée à un potentiel de 0 volt, alors la source et le drain seront électriquement isolés, on dit que le transistor est bloqué. Quelles suites d instructions permettent de réaliser les opérations suivantes? Quelles sont les valeurs décimales des nombres suivants? Un code correct est un code qui contient au plus deux 1 consécutifs. Calculer la table de vérité de ce circuit. On peut ensuite utiliser des simplifications. En déduire une expression booléenne exprimant R en fonction de a, b et r valeur de R à l étape précédente. Traduire les bouts de code suivants en instructions : si k! Plus simplement, cela permet d indiquer directement une valeur une constante sans passer par une variable.

Next